# **CPU Architecture**

# Task 3 Report File

עומר לוקסמבורג 205500390 עילי נוריאל 212538580

#### מטרת המטלה

Mapped עם שילוב אל MIPS, מטרת מטלה או היא ביצוע תכנון, סינתזה וניתוח של CPU פשוט מסוג עם שילוב של מטרת מטלה או היא ביצוע תכנון, סינתזה וניתוח של Cyclone II FPGA. וכמו כן הבנת מבנה הזיכרון של רכיב ה-I/O

## הגדרת תכנון המערכת

ה-CPU אותו תכננו עובד בתצורת Single Cycle, ומבצע פקודות מה-ISA של ה-CPU. structural אותו תכננו עובד בתצורת ה-MIPS, וה- mips מתוכנן בתצורת structural סטנדרטי של CPU, וה- mips מתוכנן בתצורת register file כמו כן ל-CPU, אובר הפקודות שמימשנו הן: ADDI ,ADD ,ORI ,OR ,ANDI ,AND ,SRL ,SLL ,JUMP ,BNQ ,BEQ הפקודות שמימשנו הן: Table 3. והן תוכננו בהתאם לפורמט הפקודות המתואר ב-STable 1.

| Type | -31-       | format (bits) -0 |        |        |           |           |
|------|------------|------------------|--------|--------|-----------|-----------|
| R    | opcode (6) | rs (5)           | rt (5) | rd (5) | shamt (5) | funct (6) |
| I    | opcode (6) | rs (5)           | rt (5) | immedi | iate (16) |           |
| J    | opcode (6) | address (26)     |        |        |           |           |

**Table 1: MIPS Instruction format** 

התכנון אותו ממשנו תואם לדיאגרמת הבלוקים המתוארת ב-Figure 1.



Figure 1: System architecture

כמו כן התכנון שלנו מותאם ל- Mapped I/O המקושר למרחב הכתובות המתואר ב- Figure 2:



Figure 2: Address Space of a Computer Using Memory Mapped I/O

# בדיקת התכנון והמערכת

: ניתוח עבודת המערכת מתבצע עייי שני ה- test benchים הבאים

- 16. היה עלינו לכתוב קוד אסמבלי (התואם ל-ISA) של ה-MIPS) אשר ממיין מערך של 16 מספרים שלמים .7-Seg. המאוחסן בזיכרון, ולהציג את המערך הממוין על גבי הלדים ותצוגת ה-7-Seg.
- 2. תמיכה והרצה תקינה של הקוד בקובץ ה-test.asm שניתן לנו (הצגת ערכי ה-switches על גבי הלדים והתצוגה והזזה של הערך שמאלה בכל מחזור).

```
1: #----- MEMORY Mapped I/O -----
2: #define PORT LEDG[7-0] 0x800 - LSB byte (Output Mode)
3: #define PORT LEDR[7-0] 0x804 - LSB byte (Output Mode)
4: #define PORT HEX0[7-0] 0x808 - LSB byte (Output Mode)
5: #define PORT HEX1[7-0] 0x80C - LSB byte (Output Mode)
6: #define PORT HEX2[7-0] 0x810 - LSB byte (Output Mode)
7: #define PORT HEX3[7-0] 0x814 - LSB byte (Output Mode)
8: #define PORT SW[7-0] 0x818 - LSB byte (Input Mode)
9: #-----
10: .data
11:
       Array: .word 7,6,2,3,12,16,1,4,5,9,8,13,14,10,11,15
      N: .word 0x5B8D8 # 1.5Mhz clock, 4 commands per dleay = 375,000 times
13: .text
14:
       addi $s1, $zero, 1
                             # $s1 = 1 - to compare with
      la $t0, Array
                             # $t0 is the base address. "END" of the array
                              # outLoop - used to know if we end sorting
16: outLoop:
       add $t1, $zero, $zero # $t1 = 0 when the list is sorted
18:
       la
           $s0, Array
                              # Set $s0 to base address.
19:
       addi $s0, $s0, 60
                             # Set $s0 to last element, start sorting from there
                               # inLoop - will iterate over the Array checking if a swap
20: inLoop:
is needed
21:
      lw $t3, 0($s0)
                             # t3 = Array[i]
22:
      lw $t2, -4($s0)
                             # t2 = Array[i-1]
23:
      slt $t5, $t3, $t2
                              # $t5 = 1 if $t3 < $t2 A[i] < A[i-1]
24:
      beq $t5, $zero, continue# if $t5 = 1, then swap them, meaning DONT jump to contin
ue
25:
      addi $t1, $zero, 1
                              # If we have swapped, the array is NOT sorted yet. its so
rted only when we didnt swap at all
     sw $t3, -4($s0)
                             # store the bigger numbers contents in the higher positio
26:
n in array (swap)
27:
     sw $t2, 0($s0)
                             # store the smaller numbers contents in the lower positio
n in array (swap)
28: continue:
      addi $s0, $s0, -4
                          # advance the array to start at the next location from la
st time
30: slt $t6, $t0, $s0
                             # $t6 = 1 if $t0 < $s0 that means $s0 is not the start of
the Array
31:
       beq $t6, $s1, inLoop # if $t6 = 1 (which is s1), than we didnt finish the curr
ent loop, $s0 != start of the Array
               #bne $s0, $t0, inLoop # If $s0 != the start of Array, jump back to inL
qoo
      beq $t1, $s1, outLoop # if $t1 = 1 (which is s1), another pass is needed, jump
33:
back to outLoop
34:
              #bne $t1, $zero, outLoop # $t1 = 1, another pass is needed, jump back to
outLoop
35:
36: # ----- LED SHOW -----
37:
     addi $s0, $s0, 0
      addi $s1, $s1, 16
38:
      lw $t3,N
39:
```

```
40:
       la
           $t5, Array # array start - $t5 is the address
           lw
               $t0,0($t5) # $t0 has the value of M[$t5]
41: Loop:
42:
           $t0,0x800 # write to PORT LEDG[7-0]
       SW
43:
            $t0,0x804 # write to PORT LEDR[7-0]
       SW
            $t0,0x808  # write to PORT_HEX0[7-0]
44:
       SW
45:
            $t0,0x80C # write to PORT HEX1[7-0]
       SW
46:
            $t0,0x810 # write to PORT HEX2[7-0]
       SW
47:
       SW
            $t0,0x814 # write to PORT_HEX3[7-0]
48:
       addi $s0,$s0,1 # $s0++
49:
       beq $s0,$s1,END # till the last element
       addi $t5,$t5,4 # updating $t5 to new address
50:
51:
       move $t1,$zero # $t1=0
52: delay: addi $t1,$t1,1 # $t1=$t1+1
53:
       slt $t2,$t1,$t3
                          #if t1<N than <math>t2=1
       beq $t2,$zero,Loop #if $t1>=N then go to Loop label
54:
55:
       j
            delay
56: END:
           addi $t0,$zero,0
            $t0,0x800 # write to PORT LEDG[7-0]
57:
       SW
58:
            $t0,0x804 # write to PORT_LEDR[7-0]
       SW
59:
            $t0,0x808  # write to PORT_HEX0[7-0]
       SW
60:
            $t0,0x80C # write to PORT HEX1[7-0]
       SW
61:
            $t0,0x810 # write to PORT HEX2[7-0]
       SW
62:
            $t0,0x814 # write to PORT HEX3[7-0]
       SW
63:
            END
       j
```

#### ניתוח עבודת המערכת

. מדר השעון המקסימלי שקיבלנו הוא 380 Mhz

| Slo | Slow Model Fmax Summary |                 |            |                                                               |  |  |
|-----|-------------------------|-----------------|------------|---------------------------------------------------------------|--|--|
|     | Fmax                    | Restricted Fmax | Clock Name | Note                                                          |  |  |
| 1   | 790.51 MHz              | 380.08 MHz      | dk_50Mhz   | limit due to minimum period restriction (max I/O toggle rate) |  |  |

Figure 3: Fmax analysis

כפי שניתן לראות בהערה בעמודה הכי ימנית, ככל הנראה הקריאה מהמתגים מגבילה את מהירות המערכת. ייתכן כי נוכל לשפר את המהירות אם נשנה את אופן העבודה מול המתגים.

#### • ניתוח המסלול הקריטי:



Figure 4: Critical Path

המסלול הקריטי הוא של קריאת הערכים מה-switchים (Load word), ככל הנראה בעקבות השהיות שנוצרות מהקריאה שלהם.

#### • ניתוח המסלול המינימלי:

אנו משערים כי המסלול הכי קצר המערכת הוא של אחת מפעולות ה-OR ,bitwise אנו משערים כי המסלול הכי קצר המערכת הוא של אחת מפעולות שוט של שער לוגי וללא פעולות ככל הנראה מעט ארוכה יותר), זאת מכיוון שהן מבוצעות עייי מימוש פשוט של שער לוגי וללא פעולות אריתמטיות מסובכות, וכמו כן הן נכתבות לרגיסטר ולא לזיכרון.

באופן כללי – כלל הפעולות מבצעות את 4 השלבים של המערכת (כאשר יש פעולות שמבצעות אופן כללי – כלל הפעולות מבצעות אופן לזיכרון) כלומר, אין פעולה קצרה משמעותית מפני שכולן back עוברות בשלבי המערכת כפי שלמדנו על מעבד single cycle.

## ניתוח השימוש הלוגי:

:של ה-MIPS כולו

| Analysis & Synthesis Summary       |                                          |
|------------------------------------|------------------------------------------|
| Analysis & Synthesis Status        | Successful - Sun Jul 26 19:05:07 2020    |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | MIPS                                     |
| Family                             | Cyclone II                               |
| Total logic elements               | 6,501                                    |
| Total combinational functions      | 3,290                                    |
| Dedicated logic registers          | 4,116                                    |
| Total registers                    | 4116                                     |
| Total pins                         | 230                                      |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 124,928                                  |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 5: MIPS Logic Usage

:Fetch

| Analysis & Synthesis Summary       |                                          |
|------------------------------------|------------------------------------------|
| Analysis & Synthesis Status        | Successful - Sun Jul 26 19:56:04 2020    |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | Ifetch                                   |
| Family                             | Cyclone II                               |
| Total logic elements               | 3,583                                    |
| Total combinational functions      | 1,150                                    |
| Dedicated logic registers          | 3,120                                    |
| Total registers                    | 3120                                     |
| Total pins                         | 66                                       |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 92,160                                   |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 6: Ifetch Logic Usage

:Decode

| Analysis & Synthesis Summary       |                                          |
|------------------------------------|------------------------------------------|
| Analysis & Synthesis Status        | Successful - Sun Jul 26 20:01:25 2020    |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | Idecode                                  |
| Family                             | Cyclone II                               |
| Total logic elements               | 5,961                                    |
| Total combinational functions      | 2,573                                    |
| Dedicated logic registers          | 4,104                                    |
| Total registers                    | 4104                                     |
| Total pins                         | 197                                      |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 59,392                                   |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 7: Idecode Logic Usage

# :Execute

| Analysis & Synthesis Summary       |                                          |
|------------------------------------|------------------------------------------|
| Analysis & Synthesis Status        | Successful - Sun Jul 26 20:07:24 2020    |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | Execute                                  |
| Family                             | Cyclone II                               |
| Total logic elements               | 4,055                                    |
| ··· Total combinational functions  | 1,622                                    |
| Dedicated logic registers          | 3,112                                    |
| Total registers                    | 3112                                     |
| Total pins                         | 165                                      |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 59,392                                   |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 8: Execute Logic Usage

: Memory

| Analysis & Synthesis Status        | Successful - Sun Jul 26 20:05:31 2020    |
|------------------------------------|------------------------------------------|
|                                    |                                          |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | dmemory                                  |
| Family                             | Cyclone II                               |
| Total logic elements               | 3,567                                    |
| Total combinational functions      | 1,134                                    |
| Dedicated logic registers          | 3,112                                    |
| Total registers                    | 3112                                     |
| Total pins                         | 78                                       |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 92,160                                   |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 9: dmemory Logic Usage

: Control

| Analysis & Synthesis Summary       |                                          |
|------------------------------------|------------------------------------------|
| Analysis & Synthesis Status        | Successful - Sun Jul 26 20:04:09 2020    |
| Quartus II 64-Bit Version          | 12.1 Build 177 11/07/2012 SJ Web Edition |
| Revision Name                      | Project3                                 |
| Top-level Entity Name              | control                                  |
| Family                             | Cyclone II                               |
| Total logic elements               | 3,580                                    |
| ··· Total combinational functions  | 1,147                                    |
| Dedicated logic registers          | 3,112                                    |
| Total registers                    | 3112                                     |
| Total pins                         | 19                                       |
| Total virtual pins                 | 0                                        |
| Total memory bits                  | 59,392                                   |
| Embedded Multiplier 9-bit elements | 0                                        |
| Total PLLs                         | 0                                        |

Figure 10: control Logic Usage

#### והי תצוגה של הקוד מיון:Wave form



Figures 11-12: Wave form analysis



הערך הקטן ביותר במערך שלנו הוא 1. ניתן לראות בתמונה \_ (בסימון הצהוב) כי מתבצעת הפקודה:

```
42: sw $t0,0x800 # write to PORT LEDG[7-0]
```

ואכן ניתן לראות כי ערך ה-LED משתנה ל-1, כלומר הLEDG\_OUT משתנה ל-1

כמו כן מצורפת תמונה של הערכים בזיכרון לאחר המיון:

– הערך האחרון הוא ערך לחישוב הזמן בכדי להמתין שניה אחת בין השינוי תצוגה ב-LEDים – חשוב עייי תדר השעון בו אנו משתמשים (לאחר חלוקה) ולפי מספר הפקודות עבור ביצוע מחזור השהייה אחד.



Figure 13: Memory view

#### :RTL viewer

ניתן להבחין ביחידות לוגיות המטפלות בניתוב הקריאה והכתיבה בין כתובות זיכרון רגילות לבין כתובות זיכרון הממופות ל- I\O:

```
145
          -- IO / MEM
146
          MemWrite mem <= MemWrite AND (NOT(ALU Result(11)));</pre>
                                                                       -- Writing to mem / IO
          --MemRead mem <= MemRead AND (NOT(ALU Result(11)));
147
148
                      <= MemWrite AND ALU Result (11);
                                                                       -- Writing to IO - see after components
149
                      <= MemRead AND ALU Result(11);
          ioRead
150
          -- Added this line to get the switches value into register - memory >= 800h
151
          read data <= X"0000000" & Switches out WHEN ioRead = '1' -- read data from IO switches
152
                  ELSE read_data_tmp;
                                                                   -- normal read data from DMEMORY
153
          -- temp signal for ALU_res to address:
          Address_ALU_res <= ALU_Result(9 DOWNTO 2) & "00";
154
```

Figure 14: Sorting Assembly Code

I(O - I)ניתן לראות כי הוספנו קווי בקרה בעזרתם אנו יודעים האם פונים ל

בשני העמודים הבאים ניתן לראות את דיאגרמת ה-RTL המלאה של המערכת, חילקנו אותה ל-3 תמונות. במקור התמונות מחוברות לאורך.





Figures 15-17: RTL viewer

להלן הבלוקים המתוארים בדיאגרמת ה-RTL בפירוט גדול יותר – כולל כניסות ויציאות, בהתאם לדיאגרמה המתארת את המערכת.



Figure 18: Top Block Diagram

כמו כן ניתן לראות כי הוספנו קווי בקרה ושינינו חלק מלוגיקת הבלוק Execute – לדוגמא הוספנו קווי בקרה ל-Jump ,BNQ ,BEQ, סמו כן כפי שהסברנו בעמוד הקודם, הוספנו התמודדות עם כתיבה לכתובות בזיכרון הממופות ל-IvO לעומת כתובות רגילות בזיכרון.



Figure 19: Ifetch block



Figure 20: Idecode block

#### Execute: EXE **ALUSrc** Execute Jump clock ביצוע הפקודה עצמה, כלומר פעולה אריתמטית reset (מתוך אחת מהפעולות Read\_data\_1[31..0] Zero הנתמכות במעבד). Read\_data\_2[31..0] ALU\_Result[31..0] והוצאת תוצאה ודגלים Sign\_extend[31..0] Add\_Result[7..0] מתאימים. Function\_opcode[5..0] תוצאה – Add Result I\_opcode[5..0] המייצגת כתובת ולכן הוא רק באורך של שמונה ALUOp[1..0] ביטים. PC\_plus\_4[9..0]

Figure 21: Execute block



Figure 22: dmemory block



Figure 23: control block

• Port Table: מצורפות טבלאות המתארות את הגודל, כיוון ופונקציונאליות של הקווים: היוצאים מכל בלוק במערכת

| MIPS            |           |      |                                      |  |  |
|-----------------|-----------|------|--------------------------------------|--|--|
| Port            | Direction | Size | Functionality                        |  |  |
| reset           | in        | 1    |                                      |  |  |
| clk_50Mhz       | in        | 1    | * We used 24Mhz clock.               |  |  |
| PC              | out       | 10   |                                      |  |  |
| ALU_result_out  | out       | 32   |                                      |  |  |
| read_data_1_out | out       | 32   |                                      |  |  |
| read_data_2_out | out       | 32   |                                      |  |  |
| write_data_out  | out       | 32   |                                      |  |  |
| Instruction_out | out       | 32   |                                      |  |  |
| Branch_out      | out       | 1    |                                      |  |  |
| Zero_out        | out       | 1    |                                      |  |  |
| Memwrite_out    | out       | 1    |                                      |  |  |
| Regwrite_out    | out       | 1    |                                      |  |  |
| Switches        | in        | 8    |                                      |  |  |
| LEDG_out        | buffer    | 8    |                                      |  |  |
| LEDR_out        | buffer    | 8    |                                      |  |  |
| HEX0_out        | buffer    | 7    |                                      |  |  |
| HEX1_out        | buffer    | 7    |                                      |  |  |
| HEX2_out        | buffer    | 7    |                                      |  |  |
| HEX3_out        | buffer    | 7    |                                      |  |  |
| HEX4_out        | buffer    | 7    |                                      |  |  |
| Zero4LEDR       | out       | 2    | To initiate LEDR 8 and 9 to 0 value. |  |  |

**Table 2: MIPS ports** 

| IFETCH              |     |      |                                       |  |  |  |
|---------------------|-----|------|---------------------------------------|--|--|--|
| Port Direction Size |     | Size | Functionality                         |  |  |  |
| Instruction         | out | 32   |                                       |  |  |  |
| PC_plus_4_out       | out | 10   | The next command address              |  |  |  |
| Add_result          | in  | 8    | Address value to branch / jump to     |  |  |  |
| Branch_eq           | in  | 1    | Control signal indicates BEQ command  |  |  |  |
| Branch_neq          | in  | 1    | Control signal indicates BNQ command  |  |  |  |
| Zero                | in  | 1    |                                       |  |  |  |
| Jump                | in  | 1    | Control signal indicates Jump command |  |  |  |
| PC_out              | out | 10   |                                       |  |  |  |
| clock               | in  | 1    |                                       |  |  |  |
| reset               | in  | 1    |                                       |  |  |  |

**Table 3: Ifetch ports** 

| IDECODE     |           |      |                           |  |  |  |  |
|-------------|-----------|------|---------------------------|--|--|--|--|
| Port        | Direction | Size | Functionality             |  |  |  |  |
| read_data_1 | out       | 32   | Data #1 to use in execute |  |  |  |  |
| read_data_2 | out       | 32   | Data #2 to use in execute |  |  |  |  |
| Instruction | in        | 32   |                           |  |  |  |  |
| read_data   | in        | 32   |                           |  |  |  |  |
| ALU_result  | in        | 32   |                           |  |  |  |  |
| RegWrite    | in        | 1    |                           |  |  |  |  |
| MemtoReg    | in        | 1    |                           |  |  |  |  |
| Reg_dst     | in        | 1    |                           |  |  |  |  |
| Sign_extend | out       | 32   | Sign extended immediate   |  |  |  |  |
| clock       | in        | 1    |                           |  |  |  |  |
| reset       | in        | 1    |                           |  |  |  |  |

**Table 4: Idecode ports** 

|            | CONTROL   |      |                           |  |  |  |  |  |
|------------|-----------|------|---------------------------|--|--|--|--|--|
| Port       | Direction | Size | Functionality             |  |  |  |  |  |
| Opcode     | in        | 6    |                           |  |  |  |  |  |
| RegDst     | out       | 1    | What register to write to |  |  |  |  |  |
| ALUSrc     | out       | 1    | Binput selector           |  |  |  |  |  |
| MemtoReg   | out       | 1    |                           |  |  |  |  |  |
| RegWrite   | out       | 1    |                           |  |  |  |  |  |
| MemRead    | out       | 1    | Read control              |  |  |  |  |  |
| MemWrite   | out       | 1    | Write control             |  |  |  |  |  |
| Branch_eq  | out       | 1    |                           |  |  |  |  |  |
| Branch_neq | out       | 1    |                           |  |  |  |  |  |
| ALUop      | out       | 2    |                           |  |  |  |  |  |
| Jump       | out       | 1    |                           |  |  |  |  |  |
| clock      | in        | 1    |                           |  |  |  |  |  |
| reset      | in        | 1    |                           |  |  |  |  |  |

**Table 5: Control ports** 

| Execute         |                     |    |                                          |  |  |  |
|-----------------|---------------------|----|------------------------------------------|--|--|--|
| Port            | Port Direction Size |    | Functionality                            |  |  |  |
| Read_data_1     | ta_1 in 3           |    | Data #1 to read from                     |  |  |  |
| Read_data_2     | Read_data_2 in 32   |    | Data #2 to read from                     |  |  |  |
| Sign_extend     | Sign_extend in      |    | Sign extended immediate                  |  |  |  |
| Function_opcode | in                  | 6  | For "0" opcode                           |  |  |  |
| I_opcode        | in                  | 6  | Opcode number                            |  |  |  |
| ALUOp           | in                  | 2  | With Function_opcode, I_opcode – decides |  |  |  |
|                 |                     |    | which ALU operation will be executed     |  |  |  |
| Jump            | in                  | 1  |                                          |  |  |  |
| ALUSrc          | in                  | 1  |                                          |  |  |  |
| Zero            | out                 | 1  |                                          |  |  |  |
| ALU_Result      | out                 | 32 | The result of the ALU (shift included)   |  |  |  |
| Add_Result      | out                 | 8  |                                          |  |  |  |
| PC_plus_4       | in                  | 9  |                                          |  |  |  |
| Clock           | in                  | 1  |                                          |  |  |  |
| Reset           | in                  | 1  |                                          |  |  |  |

**Table 6: Execute ports** 

| DMEMORY    |           |      |                                |  |  |  |  |
|------------|-----------|------|--------------------------------|--|--|--|--|
| Port       | Direction | Size | Functionality                  |  |  |  |  |
| read_data  | out       | 32   | Memory data read               |  |  |  |  |
| address    | in        | 10   | Address number in              |  |  |  |  |
| write_data | in        | 32   | Data to write                  |  |  |  |  |
| MemRead    | in        | 1    | ONLY for memory read (no I/O)  |  |  |  |  |
| Memwrite   | in        | 1    | ONLY for memory write (no I/O) |  |  |  |  |
| clock      | in        | 1    |                                |  |  |  |  |
| reset      | in        | 1    |                                |  |  |  |  |

**Table 7: Dmemory ports** 

| I/O Memory (ports in MIPS.vhdl file) |           |      |                                         |  |  |  |
|--------------------------------------|-----------|------|-----------------------------------------|--|--|--|
| Port                                 | Direction | Size | Functionality                           |  |  |  |
| MemWrite_mem                         | signal    | 1    | '1' when Memwrite='1' and ALU_result is |  |  |  |
|                                      |           |      | <b>not</b> the address of the I/O.      |  |  |  |
| ioWrite                              | signal    | 1    | '1' when Memwrite='1' and ALU_result is |  |  |  |
|                                      |           |      | the address of the I/O.                 |  |  |  |
| ioRead                               | signal    | 1    | '1' when MemRead='1' and ALU_result is  |  |  |  |
|                                      |           |      | the address of the I/O.                 |  |  |  |
| read_data                            | signal    | 32   | Out will be from switches, when         |  |  |  |
|                                      |           |      | ioRead='1', else it will be " DMEMORY - |  |  |  |
|                                      |           |      | read_data" signal.                      |  |  |  |

**Table 8: I/O memory ports** 

# :Proof of work - Signal Tap Screenshots

של קוד המיון אותו כתבנו:

| Address    | Code       | Basic                    |        |                   | Source                                                                                                |
|------------|------------|--------------------------|--------|-------------------|-------------------------------------------------------------------------------------------------------|
| 0x00000000 | 0x20110001 | addi \$17,\$0,0x00000001 | 14: ac | di \$sl, \$zero,  | , 1 $#$ \$s1 = 1 - to compare with                                                                    |
| 0x00000004 | 0x20082000 | addi \$8,\$0,0x00002000  | 15: 18 | \$t0, Array       | # \$t0 is the base address. "END" of the array                                                        |
| 0x00000008 | 0x00004820 | add \$9,\$0,\$0          | 17: ac | d \$tl, \$zero,   | , \$zero # \$tl = 0 when the list is sorted                                                           |
| 0x0000000c | 0x20102000 | addi \$16,\$0,0x00002000 | 18: 1a | \$s0, Array       | # Set \$s0 to base address.                                                                           |
| 0x00000010 | 0x2210003c | addi \$16,\$16,0x0000    | 19: ad | di \$s0, \$s0, 60 | 60 # Set \$s0 to last element, start sorting from there                                               |
| 0x00000014 | 0x8e0b0000 | lw \$11,0x00000000(\$16) | 21: 1  | \$t3, 0(\$s0)     | )                                                                                                     |
| 0x00000018 | 0x8e0afffc | lw \$10,0xfffffffc(\$16) | 22: 1  | \$t2, -4(\$s0)    | 0)                                                                                                    |
| 0x0000001c | 0x016a682a | slt \$13,\$11,\$10       | 23: s  | t \$t5, \$t3, \$t | \$t2                                                                                                  |
| 0x00000020 | 0x11a00003 | beq \$13,\$0,0x00000003  | 24: be | q \$t5, \$zero,   | , continue# if \$t5 = 1, then swap them, meaning DONT jump to continue                                |
| 0x00000024 | 0x20090001 | addi \$9,\$0,0x00000001  | 25: ac | di \$tl, \$zero,  | , 1 # If we have swapped, the array is NOT sorted yet. its sorted only when we didnt swap at all      |
| 0x00000028 | 0xae0bfffc | sw \$11,0xfffffffc(\$16) | 26: st | \$t3, -4(\$s0)    | <ol> <li># store the bigger numbers contents in the higher position in array (swap)</li> </ol>        |
| 0x0000002c | 0xae0a0000 | sw \$10,0x00000000(\$16) | 27: 51 | \$t2, 0(\$s0)     | ) # store the smaller numbers contents in the lower position in array (swap)                          |
| 0x00000030 | 0x2210fffc | addi \$16,\$16,0xffff    | 29: ad | di \$s0, \$s0, -4 | -4 # advance the array to start at the next location from last time                                   |
| 0x00000034 | 0x0110702a | slt \$14,\$8,\$16        | 30: s  | t \$t6, \$t0, \$s | \$\$0  # \$t6 = 1 if \$t0 < \$\$0                                                                     |
| 0x00000038 | 0x11d1fff6 | beq \$14,\$17,0xfffffff6 | 31: be | q \$t6, \$s1, in  | inLoop # if \$t6 = 1 (which is s1), than we didnt finish the current loop, \$s0 != start of the Array |
| 0x0000003c | 0x1131fff2 | beq \$9,\$17,0xfffffff2  | 33: be | q \$t1, \$s1, ou  | outLoop # if \$tl = 1 (which is s1), another pass is needed, jump back to outLoop                     |

Figure 24: Assembly Sorting Code



Figure 25: Signal Tap 1

בהמשך ריצת התוכנית, לאחר מיון המערך, אנו מגיעים לשלב בו אנו מזינים את הערכים לזיכרון המתאים ל-I/O עליו אנו רוצים להציג את המספרים:



Figure 26: Signal Tap 2